Trabajo:

Este blog fue realizados por los alumnos que lo integran, y la informacion subida fue buscada en grupo, con todos los integrantes..

martes, 13 de julio de 2010

ECL: (Emitter-Coupled Logic)

Ventajas:                                                     Desventajas:
• El menor retardo de propagación            • Alta disipación (40 mW)
• Buena flexibilidad lógica                              • Necesita circuito de adaptación         
• Salidas complementarias                               con otras familias
• Baja impedancia de salida
• Buena inmunidad al ruido
• Baja generación de ruido


Descripcion general:
Los circuitos integrados ECL operan generalmente con una tensión de alimentación nominal de -5.2V y vienen actualmente en cuatro series, denominadas MECL I, II, III y 10000, todas ellas fabricadas casi que exclusivamente por Motorola. En particular, un dispositivo MECL 10000, por ejemplo el MC10102, interpreta como 1s voltajes entre 0 y -1.105V, y como Os voltajes entre -1.475V y 5.2V. Consecuentemente, produce niveles de salida altos (s) entre 0 y -0.98V, y bajos (Os) entre -1.63V y -5.2V.
Las puertas lógicas de la familia ECL (lógica de acoplo por emisor) se basa en el siguiente funcionamiento: a la entrada un amplificador diferencial (que por cierto es la clave del funcionamiento), el cual conduce la corriente de una a otra parte dependiendo del estado de las entradas (sean 0 ó 1), controlando la activación (corte o saturación) de los transistores a la salida.
Entonces unos transistores de la puerta trabajan en modo amplificador diferencial (los asociados a la entrada) y otros trabajan en modo conmutación (los asociados a las salidas NOR y OR).
Es la familia más rápida, con un FA-OUT bastante elevado (es decir, alta impedancia de entrada del par diferencial y baja Z de salida), buena inmunidad al ruido, acepta flexibilidad lógica... pero tiene más elevado consumo que las TTL y son incompatibles con las demás familias. Debido a eso su utilizacion es muy limitada..


Historia:
La primera familia con diseño ECL, la ECL I, apareció en el año 1962 con las primeras familias de circuitos integrados.
Introducida por Motorola en 1962 como MECL I, la tecnología ECL (Emitter-Coupled Logic), basada en el uso de transistores bipolares actuando como interruptores no saturados, se caracteriza principalmente por proveer tiempos de propagación muy cortos, típicamente entre 1ns y 8ns, comparables a los de la subfamilia TTL Schottky avanzada. Por esta razón es muy utilizada en aplicaciones de alta frecuencia. Sus principales desventajas son el alto consumo de potencia y su incompatibilidad con TTL.
La familia lógica ECL se encuentra a caballo entre la TTL y la CMOS. Esta familia nació como un intento de conseguir la rapidez de TTL y el bajo consumo de CMOS, pero en raras ocasiones es empleada.


Circuitos:

Informacion sacada de:
http://www.uned.es/ca-bergara/ppropias/Morillo/web_et_dig/04_fam_log_mos/transp_fam_logi_mos.pdfhttp://es.wikipedia.org/wiki/ECL
http://es.wikipedia.org/wiki/ECL
http://sites.google.com/site/nauravila/FIG8.JPG
http://sites.google.com/site/nauravila/familiasl%C3%B3gicas

Trabajo hecho por Florencia Previtera.

No hay comentarios:

Publicar un comentario